数字集成电路设计第12章作业

12.2 试估算习题 12.1中 SRAM 阵列的尺寸,假设采用 1.3×1.44 Jum 的 SRAM 单元,并且外围电路使该有循内核的每边长度增加 10%.

解:  $(2048 \times 8)^{\frac{1}{2}} = (2'' \times 2^3)^{\frac{1}{2}} = 2^7 = 128$ 

会2048个8位的守的嵌入式 SRAM阵列为 128到

Rt (128×1.3×1.1)× (128×1.44×1.1) = 183.04 μm × 202.752 μm 12.10 画出一个采用 PLA实现的 2输λ异成门肠点图。

$$S = \alpha \oplus b = ab'$$



12.12 说明 NAND ROM 与 NOR ROM 比较时的忧缺点。

与非ROM (NAND ROM) 军用低电平有数字线,位线上晶体管串联;

或非ROM (NOR ROM) 新用高电干有数字传, 位成上晶体管开联;

国此NAND ROM 画常以NOR ROM 小,因为它们不需要串联晶体管之间的指摘的但同时由于串联晶体管,它们的速度也较慢。